на тему рефераты Информационно-образоательный портал
Рефераты, курсовые, дипломы, научные работы,
на тему рефераты
на тему рефераты
МЕНЮ|
на тему рефераты
поиск
Лекция: Минимизация ФАЛ
/td>
д) Тождественно истинно: А В
Из схем а,б,в можно получить функцию алгебры логики.
Лекция: Минимизация ФАЛ
Z
X
А Б
Лекция: Минимизация ФАЛ
Лекция: Минимизация ФАЛ
Лекция: Минимизация ФАЛ
X
После упрощения получим:
Лекция: Минимизация ФАЛ
Y
X
А B Лекция: Минимизация ФАЛ Синтез логической схемы. (1.8.2) В зависимости от выходного сигнала, все электрические схемы можно разбить на две группы: 1) 1-го рода – содержит комбинаторные схемы (выход зависит от входа) 2) 2-го рода – накапливающие схемы (элементы памяти, выход зависит от входа в данный момент времени и в предыдущий момент времени). По количеству входов и выходов делятся на: 1) 1+1 – 1 вход и 1 выход 2) n+1 – n входов и 1 выход 3) 1+n – 1 вход и n выходов 4) n+m – n входов и m выходов Любая ЭВМ состоит из комбинации схем 1-го и 2-го порядков. Определение: логический оператор схемы – это элементарная логическая функция, с помощью которой описывается работа схемы в целом. Анализ схемы производят в два этапа: 1) Из вспомогательной схемы удаляются все вспомогательные элементы, не влияющие на логику работы системы. 2) Через логические операторы выражают все элементы схемы, получая логическое уравнение, являющееся моделью функции, выполняемой схемой, затем ее упрощают и переходят к схематическому изображению. Примеры: Простейшие логические схемы:
Лекция: Минимизация ФАЛ Лекция: Минимизация ФАЛ
1
Лекция: Минимизация ФАЛ Лекция: Минимизация ФАЛ
Лекция: Минимизация ФАЛ
Лекция: Минимизация ФАЛ
Лекция: Минимизация ФАЛ
1
Лекция: Минимизация ФАЛ Лекция: Минимизация ФАЛ Лекция: Минимизация ФАЛ После упрощения получим:
&
Лекция: Минимизация ФАЛ Лекция: Минимизация ФАЛ Лекция: Минимизация ФАЛ
1
Лекция: Минимизация ФАЛ Лекция: Минимизация ФАЛ Лекция: Минимизация ФАЛ Синтез электронных схем (1.8.3) Задачу синтеза электронных схем можно сформулировать следующим образом: при заданных входных переменных и известной выходной функции, спроектировать логическое устройство, которое реализует эту функцию. При этом могут быть наложены дополнительные ограничения либо в виде системы логических элементов, либо по количеству логических операторов и.т.д. Обычно, решая задачи анализа и синтеза, используют полные базисы функций. При этом, любую логическую функцию, входящую в базис, сопоставляют с некоторым физическим элементом, в результате логическую схему можно заменить принципиальной схемой, состоящей из физических элементов. Таким образом удается соединить математическую задачу синтеза логической схемы с инженерной задачей проектирования электронной схемы. При разработке электронной схемы за основные критерии принимают минимум аппаратуры, минимум типов применяемых элементов и максимум надежности. С точки зрения математической логики, задачи синтеза решаются при обеспечении минимального числа логических операторов, минимального количества типов логических операторов. В общем случае при синтезе электронной схемы соблюдается следующая последовательность: 1) сопоставление математического описания, адекватно отображающего процессы, происходящие в схеме (система логических уравнений). 2) анализ логических уравнений и получение минимальной формы для каждого из них в заданном базисе. 3) переход от логических уравнений к логической схеме, посредством применения логических операторов. Электронные схемы с одним выходом. Это наиболее простые схемы, основная сложность при синтезе этих схем – найти выражение для выходной функции в заданном базисе. Пример: Лекция: Минимизация ФАЛ Типы логических элементов Лекция: Минимизация ФАЛ Надо привести в базис импликации Лекция: Минимизация ФАЛ Т.к. Лекция: Минимизация ФАЛ , то Лекция: Минимизация ФАЛ Тогда получим схему:
Лекция: Минимизация ФАЛ

Лекция: Минимизация ФАЛ

Лекция: Минимизация ФАЛ

Лекция: Минимизация ФАЛ Лекция: Минимизация ФАЛ Лекция: Минимизация ФАЛ Лекция: Минимизация ФАЛ

Лекция: Минимизация ФАЛ

Лекция: Минимизация ФАЛ Лекция: Минимизация ФАЛ Лекция: Минимизация ФАЛ Лекция: Минимизация ФАЛ Лекция: Минимизация ФАЛ Задача синтеза, как правило, имеет различные решения в зависимости от выбора системы логических элементов. Однако, для любой заданной ФАЛ почти всегда можно синтезировать схему, соответствующую этой функции. Получение схемы с минимальным количеством логических связок требует нахождения минимальной формы для ФАЛ. Некоторые, более сложные схемы, имеющие несколько выходов, могут быть сведены в частном случае к набору схем с одним выходом, тогда синтез осуществляется путем декомпозиции для каждой выделенной схемы. Пример: синтезировать схему одноразрядного двоичного сумматора методом декомпозиции в базисе Лекция: Минимизация ФАЛ Составим таблицу истинности:

Лекция: Минимизация ФАЛ

Лекция: Минимизация ФАЛ

Лекция: Минимизация ФАЛ

Лекция: Минимизация ФАЛ

Лекция: Минимизация ФАЛ

00000
00110
01010
01101
10010
10101
11001
11111

Страницы: 1, 2, 3, 4, 5, 6



© 2003-2013
Рефераты бесплатно, курсовые, рефераты биология, большая бибилиотека рефератов, дипломы, научные работы, рефераты право, рефераты, рефераты скачать, рефераты литература, курсовые работы, реферат, доклады, рефераты медицина, рефераты на тему, сочинения, реферат бесплатно, рефераты авиация, рефераты психология, рефераты математика, рефераты кулинария, рефераты логистика, рефераты анатомия, рефераты маркетинг, рефераты релиния, рефераты социология, рефераты менеджемент.